# אוניברסיטת בן-גוריון בנגב Ben-Gurion University of the Negev

קובץ הכנה ניסוי מעבדה מס' 1 – חלק 1

Tutorial 1.1 - Assembly acquaintance, Part 1

מעבדת מיקרומחשבים – המחלקה להנדסת חשמל ומחשבים מס' קורס - 361.1.3353

כתיבה ועריכה: חנן ריבוא

מהדורה 1 – שנה"ל תשע"ו

# A. <u>Embedded Systems</u>:























#### **B.** Software Development:



#### דגשים:

- 1. קוד בשפת אסמבלי כתיבת קוד ברזולוציה הגבוהה ביותר, לתיאור פקודות מכונה (תיאור של אחדים ואפסים). בצורה זו נשיג ניצול מרבי של **מהירות** המעבד וחסכון **בזיכרון** המעבד.
- 2. לכל קובץ מקור מיוצר קובץ object ע"י ה- assembler. קובץ ה- object מכיל מידע על קובץ המקור אליו הוא שייך.
- 3. תפקיד ה- linker לאחד את כל קובצי ה- object ולייצר מהם קובץ הרצה המכיל את תוכן הזיכרון לפקודות ונתונים לפי כתובות מעשיות.
  - וקובץ הרצה Debug mode המתאים לאופן Prog.d43. ישנם שני סוגי קובצי הרצה במוצא ה- linker. קובץ הרצה Prog.d43 המתאים לאופן Release mode. Prog.txt





**RO/PC register** – contains the next instruction address

R1/SP register – You will learn at the LAB2

R2/SR/CG1 register – contains the Status bits, see Next page

R3/CG2 register – You will learn at the LAB2

**R4 – R15 registers** – General Purpose registers

© Hanan Ribo

- C = Carry bit. This bit is set when the result of a (byte or word) operation produced a carry and cleared when no carry occurred.
- Z = Zero bit. This bit is set when the result of a (byte or word) operation is 0 and cleared when the result is not 0.
- N = Negative bit. This bit is set when the result of a (byte or word) operation is negative and cleared when the result is not negative.
- GIE = General interrupt enable.
- o **CPUOFF** = CPU off
- OSCOFF = Oscillator Off.
- SCG0 = System clock generator 0.
- SCG1 = System clock generator 1.
- V = Overflow bit. This bit is set when the result of an arithmetic operation overflows the signed-variable range and cleared otherwise.

#### נשא – Carry

- בעיה זו נובעת מאופן ייצוג המספרים. במקרה זה תוצאת
  - החיבור אינה חורגת מתחום
- המספרים, אך יש נשא (Carry).
- דוגמה חיבור מספר חיובי עם שלילי

$$\begin{array}{rcl}
0XXX \\
+ & 1XXX \\
&= \\
10XXX
\end{array}$$

דוגמה – חיבור מספר שלילי עם שלילי

- :ניתן לתקן את התוצאה עייי
- 1. בשיטת המשלים ל- 1, מוסיפים

.Carry את ה-

2. בשיטת המשלים ל- 2, מתעלמים

מה- Carry.

#### גלישה – Overflow

- בעיה זו נוצרת כשתוצאת החיבור לא יכולה להיות מיוצגת ע"י מספר הסיבות הנתון.
  - דוגמה חיבור 2 מספרים חיוביים וקבלת מספר שלילי:

$$\begin{array}{rcl}
0XXX \\
+ & 0XXX \\
&= \\
1XXX
\end{array}$$

דוגמה - חיבור 2 מספרים שלילים

וקבלת מספר חיובי:

במקרה של Overflow אין פתרון לתיקון התוצאה, אלא התראה למשתמש שלא ניתן לבצע חיבור.

© Hanan Ribo



#### D. Big and Little Endian

ערך של כתובת במרחב הזיכרון הפיזי מחולק לפי בתים (היחידה הקטנה ביותר, גודלה **Byte=8 bit**) לכן כל כתובת משויכת ל-Byte ספציפי בזיכרון.

(מעל Byte מעל שגודלו) Word מידע שגודלו לאחסן מידע שגודלו

16 bit, 32 bit, 64 bit :הם Word-גדלים אופייניים ל

? Byte שאלה: איך הוא תמוקם המילה בזיכרון בפיצול ליחידות של

**תשובה:** ישנן 2 גישות (המובאות בהמשך) הנבדלות משיקולי חומרה ברמת הארכיטקטורה כתוצאה מהצורך לעסוק במידע בייצוגים שונים.

#### :Big Endian .1

ה- Byte <u>במיקום MSB</u> של המילה (Big) ימוקם ב<u>כתובת הנמוכה</u> בזיכרון (Big).



<mark>בימינו השימוש נפוץ ברשתות מחשבים.</mark>

#### :Little Endian .2

ה- Byte <u>במיקום LSB</u> של המילה (Little) ימוקם ב<u>כתובת הנמוכה</u> בזיכרון (Endian).



בימינו השימוש נפוץ ב-Microprocessors (כולל ב- MSP430).

#### **E.** Assembly Instruction – Field Division:

[Label] MOV Operand\_SRC, Operand\_DST ; Comment

## F. Address Mode Descriptions:

את מיקום הנתונים ע"י אופרנד המקור (Operand\_SRC) ניתן לציין בשבעה אופנים ואת מיקום הנתונים ע"י אופרנד המקור (Operand\_DST) ניתן לציין בארבעה אופנים. אופניי ייצוג אלו נקראים "שיטות מיעון".

| ADDRESS MODE              | S D SYNTAX  |                           | SYNTAX             | EXAMPLE          | OPERATION                   |  |  |
|---------------------------|-------------|---------------------------|--------------------|------------------|-----------------------------|--|--|
| Register                  | •           | •                         | MOV Rs,Rd          | MOV R10,R11      | R10 -> R11                  |  |  |
| Indexed                   | •           | •                         | MOV X(Rn),Y(Rm)    | MOV 2(R5),6(R6)  | M(2+R5)> M(6+R6)            |  |  |
| Symbolic (PC relative)    | •           | •                         | MOV EDE, TONI      |                  | M(EDE)> M(TONI)             |  |  |
| Absolute                  | •           | •                         | MOV & MEM, & TCDAT |                  | M(MEM) -> M(TCDAT)          |  |  |
| Indirect                  | •           |                           | MOV @Rn,Y(Rm)      | MOV @R10,Tab(R6) | M(R10)> M(Tab+R6)           |  |  |
| Indirect<br>autoincrement | MOV @Rn+ Rm |                           | MOV @Rn+,Rm        | MOV @R10+,R11    | M(R10)> R11<br>R10 + 2> R10 |  |  |
| Immediate   MOV #X,TONI   |             | MOV #45,TONI #45 -> M(TON |                    |                  |                             |  |  |

NOTE: S = source D = destination

| Note: | MOV                                                  | #LABEL,PC | ; | Branch | to  | address   | LABEL              | į |
|-------|------------------------------------------------------|-----------|---|--------|-----|-----------|--------------------|---|
| !—    | MOV                                                  | LABEL, PC | ; | Branch | to  | address   | contained in LABEL | 1 |
| i     | MOV                                                  | @R14,PC   | ; | Branch | ind | direct to | o address in R14   | ł |
|       | MOV LABEL, PC; Branch to address contained in LABEL! |           |   |        |     |           |                    |   |

## **G.** Word and Byte instructions:



# H. MSP430 Instruction Set: 27 CORE Instructions + 24 EMULATED Instructions

|              | Mnemonic |         | Description                                               |                                                   | V    | N | Z | С  |
|--------------|----------|---------|-----------------------------------------------------------|---------------------------------------------------|------|---|---|----|
|              | ADC(.B)  | dst     | Add C to destination ( ADDC #0,dst )                      | dst + C → dst                                     | *    | * | * | *  |
|              | ADD(.B)  | src,dst | Add source to destination                                 | src + dst → dst                                   | *    | * | * | *  |
|              | ADDC(.B) | src,dst | Add source and C to destination                           | src + dst + C → dst                               | *    | * | * | *  |
|              | AND(.B)  | src,dst | AND source and destination                                | src .and. dst → dst                               | 0    | * | * | *  |
|              | BIC(.B)  | src,dst | Clear bits in destination                                 | .not.src .and. dst → dst                          | -    | - | - | -  |
|              | BIS(.B)  | src,dst | Set bits in destination                                   | src .or. dst → dst                                | : m: | - | - | 75 |
|              | BIT(.B)  | src,dst | Test bits in destination                                  | src .and. dst                                     | 0    | * | * | *  |
|              | BRT      | dst     | Branch to destination ( MOV dst, PC )                     | dst → PC                                          | -    | - | - | -  |
|              | CALL     | dst     | Call destination                                          | PC+2 → stack, dst → PC                            | -    | - | - | -  |
|              | CLR(.B)  | dst     | Clear destination (MOV #0, dst)                           | 0 → dst                                           | -    | - | - | -  |
|              | CLRC†    |         | Clear C ( BIC #0x0001, SR )                               | 0 → C                                             | -    | - | - | 0  |
|              | CLRN†    |         | Clear N ( BIC #0x0004, SR )                               | 0 → N                                             |      | 0 | - | -  |
|              | CLRZ†    |         | Clear Z ( BIC #0x0002, SR )                               | 0 → Z                                             | 12   | _ | 0 | _  |
|              | CMP(.B)  | src,dst | Compare source and destination                            | dst - src                                         | *    | * | * | *  |
|              | DADC(.B) | dst     | Add C decimally to destination ( DADD #0, dst )           | dst + C → dst (decimally)                         | *    | * | * | *  |
|              | DADD(.B) | src,dst | Add source and C decimally to dst.                        | src + dst + C → dst (decimally)                   | *    | * | * | *  |
|              | DEC(.B)  | dst     | Decrement destination ( SUB #1, dst )                     | dst - 1 → dst                                     | *    | * | * | *  |
|              | DECD(.B) | dst     | Double-decrement destination ( SUB #2, dst )              | dst - 2 → dst                                     | *    | * | * | *  |
|              | DINT*    |         | Disable interrupts ( BIC #0x0008, SR )                    | 0 → GIE                                           |      | - | - | -  |
|              | EINT*    |         | Enable interrupts ( BIS #0x0008, SR )                     | 1 → GIE                                           | -    | - | - | -  |
|              | INC(.B)  | dst     | Increment destination ( ADD #1, dst )                     | dst +1 → dst                                      | *    | * | * | *  |
|              | INCD(.B) | dst     | Double-increment destination ( ADD #2, dst )              | dst+2 → dst                                       | *    | * | * | *  |
|              | INV(.B)  | dst     | Invert destination ( XOR #FFFFh, dst )                    | .not.dst → dst                                    | *    | * | * | *  |
|              | JC/JHS   | label   | Jump if C set/Jump if higher or same                      |                                                   | -    | - | - | -  |
|              | JEQ/JZ   | label   | Jump if equal/Jump if Z set                               |                                                   |      | - | - | _  |
| מרחב         | JGE      | label   | Jump if greater or equal                                  |                                                   | -    | - | - | -  |
| הסתע         | JL       | label   | Jump if less                                              | Series as was made                                | -    | - | - | -  |
| [של          | JMP      | label   | Jump                                                      | PC + 2 x offset → PC                              | -    | - | - | -  |
| ords<br>ords | JN       | label   | Jump if N set                                             |                                                   | -    | - | - | -  |
| Dius         | JNC/JLO  | label   | Jump if C not set/Jump if lower                           |                                                   | -    | - | - | -  |
|              | JNE/JNZ  | label   | Jump if not equal/Jump if Z not set                       |                                                   | -    | - | - | -  |
|              | MOV(.B)  | src,dst | Move source to destination                                | src → dst                                         | -    | - | - | -  |
|              | NOP*     |         | No operation ( MOV #0, R3 )                               |                                                   | -    | _ | _ | -  |
|              | POP(.B)  | dst     | Pop item from stack to destination(MOV @SP+, dst)         | @SP → dst, SP+2 → SP                              | -    | - | - | -  |
|              | PUSH(.B) | src     | Push source onto stack                                    | SP - 2 → SP, src → @SP                            |      | - | - |    |
|              | RET*     |         | Return from subroutine( MOV @SP+, PC )                    | @SP → PC, SP + 2 → SP                             | _    | _ | _ | _  |
|              | RETI     |         | Return from interrupt                                     | (A. (1997)   10   10   10   10   10   10   10   1 | *    | * | * | *  |
|              | RLA(.B)  | dst     | Rotate left arithmetically ( ADD dst, dst)                |                                                   | *    | * | * | *  |
|              | RLC(.B)  |         | Rotate left through C (ADDC dst,dst)                      | -                                                 | *    | * | * | *  |
| 1            |          | dst     |                                                           |                                                   |      |   |   | _  |
|              | RRA(.B)  | dst     | Rotate right arithmetically                               |                                                   | 0    | * | * | *  |
|              | RRC(.B)  | dst     | Rotate right through C                                    |                                                   | *    | * | * | *  |
|              | SBC(.B)  | dst     | Subtract not(C) from destination (SUBC #0,dst)            | dst + 0FFFFh + C → dst                            | *    | * | * | *  |
|              | SETC     |         | Set C (BIS #1,SR)                                         | 1 → C                                             | _    | _ | _ | 1  |
|              | SETN*    |         | Set N (BIS #4,SR)                                         | 1 → N                                             | _    | 1 | _ | _  |
|              |          |         | ' ' '                                                     | 1 → Z                                             |      | • | 4 |    |
|              | SETZ     |         | Set Z (BIS #2,SR)                                         | _                                                 | -    | - | 1 | -  |
|              | SUB(.B)  | src,dst | Subtract source from destination (2's complement SUB)     | dst + .not.src + 1 → dst                          | *    | * | * | *  |
| \$           | SUBC(.B) | src,dst | Subtract source and not(C) from dst. (1's complement SUB) | $dst + .not.src + C \rightarrow dst$              | *    | * | * | *  |
|              | SWPB     | dst     | Swap bytes (1's complement SOB)                           |                                                   | -    | - | - | -  |
|              | SXT      | dst     | Extend sign                                               |                                                   | 0    | * | * | *  |
|              | TST(.B)  | dst     |                                                           | dst + 0FFFFh + 1                                  | 0    | * | * | 4  |
|              |          |         |                                                           |                                                   |      |   |   |    |
|              | XOR(.B)  | src,dst | Exclusive OR source and destination                       | src .xor. dst → dst                               |      |   |   |    |

<sup>\*</sup> Emulated Instruction

מקרא: סימון \* אומר שביט המצב (N,Z,C,V) מושפע מן הפקודה. סימון - אומר שביט המצב (N,Z,C,V) אינו מושפע מן הפקודה ונשאר כמקודם.

### I. Command details:

Question - Do you want to look for details of command ADD.B

Answer - Open "User guide file ..", Click ctrl+f and search for string ADD.B



#### J. Examples:

1) ADD R5,R6 when R5=0x4C93, R6=0xAE02, R5+R6->R6



© Hanan Ribo

## 2) AND R5,R6 when R5=0x4C93, R6=0xAE02, R5 and R6 -> R6



## 3) BIC #0x4242,R6 when R6=0xFEFE, not(0x4242) and R6 -> R6



#### 4) BIS #0x0101,R6 when R6=0xFEFE, 0x4242 or R6 -> R6



5) CMP R5,R6; R6-R5

JHS label; JC label

when R5=0x4C93, R6=0xAE02

Only flags are influenced by this command.

if  $R6 \ge R5$  then flag C = 1, else flag C = 0.



## 6) RLA R6 when R6=0xAE02





# 7) RLC R6 when R6=0xAE02 , flag C=1





## 8) RRA R6 when R6=0xAE02





# 9) RRC R6 when R6=0xAE02 , flag C=0





#### 10) SWPB R6 when R6=0xAE02



## 11) SXT R6 when R6=0x0084



#### K. Appendix – Program Skeleton

```
; Program : Program Skeleton
  comments
 #include "msp430xG46x.h"
                                           ; define controlled include file
        ORG 1100h ; The beginng of RAM segment = ORG 1100h
        DW 2,4,6,8,10,12,14,16,18 ; Array definition
 Arr
        DW 0
 Avg
                                                                                Onto
 MyStr1 DB "HELLO WORLD, My name is MSP430!"; the string is placed onto RAM.
 ; The null character is automatically added at the end of string (at this string after the '!')
                                                                                RAM
STRsize DC16 STRsize-MyStr1 ; size of string
Location EQU 01130h ; Results array storage
        RSEG CODE
                              ; place in 'CODE' segment in to flash memory = ORG 3100h
MyStr2 DB "HELLO WORLD, My name is MSP430!"
                                                                                  Onto
                                                                                 FLASH
       COMMON INTVEC
                              ; Interrupt Vectors
            RESET_VECTOR ; POR, ext. Reset
       ORG
       DW
             Main
       END
```

#### L. Assembly language directives: An MSP430 Example

```
ORG 0xF000; ORG directive forces the assembler to move the
                ; location counter (location pointer) to the value
                ; specified by the ORG directive.
b1
    DB 5 ; allocates a byte size (8bit) constant in memory and
          ; initialize it with 5. equivalent to DC8 5
b2
    DB -122
b3
    DB 10110111b ; binary value of a constant
              ; hexadecimal value of a constant
b4
    DB 0xA0
                  ; octal value of a constant
    DB 123q
b5
                  ; move a location pointer to the first even address
    EVEN
    EQU 25
                  ; assign value to a symbol (text replacement)
tf
                  ; allocates a word size (16bit) constant in memory
w1
    DW 32330
                   ; Equivalent to DC16 32330
    DW -32000
w2
dw1 DL 100000
                  ; allocates a long word size (32bit) constant in memory
                   ; equivalent to DC32 100000
dw2 DL -10000
dw3 DL 0xffffffff
dw4 DL tf
s1
    DB 'ABCD'
                ; allocates 4 bytes in memory with string ABCD
s2
    DB "ABCD"
                   ; allocates 5 bytes in memory with string ABCD
                   ; and ' \setminus 0' character at the end
    ORG 0x0200
v1b DS 1
                   ; allocates a byte in memory, equivalent to DS8
                  ; DS=Data Space
v2b DS 1
                   ; allocates a byte in memory
v3w DS 2
                  ; allocates a word of 2 bytes in memory, equivalent
                   ; to DS8 2 or DS16
v4b DS32 4
                  ; allocates a buffer of 4 long words, 4x4=16 bytes
                   ; in memory
```

#### M. Code Examples:

(R5,R6  $\rightarrow$  R7+R6 (ללא שינוי הרגיסטרים R5+R6  $\rightarrow$  R7). נדרש לחבר בין

```
mov R5,R8
add R6,R8
```

.2 עמרלים ומרתי).  $var1 \cdot var2 \rightarrow var3$  באודל 23 ביט. var3 באורך 16 ביט כ"א. משתנים var1 באורך 24 ביט כ"א.

#include <msp430xG46x.h> ; define controlled include file

```
ORG 1100h
var1 DW 17
var2 DW 4
var3 DS32 1
```

RSEG CODE ; ORG 0x2100 - place program in 'CODE' segment in to Flash memory

```
Main MOV var1,R4
      MOV var2,R5
      CLR
           R7
Mul
      DEC
           R5
      JZ
           Result
      ADD var1,R4
      ADC
           R7
      JMP
           Mul
Result MOV R4,var3
      MOV #2,R6
      MOV R7,var3(R6)
      JMP $ ; infinite loop
```

NOP ; No Operation - Required for warning cancelation

COMMON INTVEC ; Interrupt Vectors

```
ORG RESET_VECTOR ; POR, ext. Reset

DW Main
```

**END** 

```
ללא מחלק \frac{var1}{var2} (נבצע \frac{var1}{var2} \rightarrow R9 = 0, מנה \frac{var1}{var2} \rightarrow R9 = 0 (נבצע \frac{var1}{var2} באורך \frac{var1}{var2} באורך 16 ביט כ"א.
```

#include <msp430xG46x.h> ;define controlled include file

```
ORG 1100h
var1 DW 17
var2 DW 4
quotient DS16 1
residue DS16 1
```

RSEG CODE ; ORG 0x2100 - place program in 'CODE' segment in to Flash memory

```
Main
        CLR
               R9
                        ;R9 = Quotient Result
        MOV
               var1,R4
        MOV
               var2,R5
        CMP
               R5,R4
                        ; var1/var2 = R4 /R5
Div
        JLO
               Result
        INC
                R9
        SUB
              R5,R4
        JMP
                Div
Result
        MOV
                R9, quotient
        MOV
                R4, residue
        JMP $ ; infinite loop
```

NOP ; No Operation - Required for warning cancelation

```
COMMON INTVEC ; Interrupt Vectors

ORG RESET_VECTOR ; POR, ext. Reset

DW Main
```

**END** 

4. חישוב ממוצע בין 2 אברים סמוכים במערך בכתובת Arr בגודל SIZE (ולאפס איבר אחרון)

#include <msp430xG46x.h> ;define controlled include file

```
ORG 1100h
      DW 2,4,6,8,10,12,14,16,18 ; positive numbers
Arr
                       ; positive number
SIZE DW 9
                        ; ORG 0x2100 - place program in 'CODE' segment in to Flash memory
    RSEG CODE
Main MOV SIZE,R4
       MOV #Arr,R5
Loop DEC
             R4
       JΖ
             Result
       MOV @R5,R6
       MOV
             2(R5),R7
       ADD
              R6,R7
       RRA
       MOV
             R7,0(R5)
       INCD
              R5
       JMP
             Loop
Result MOV
             #0,0(R5)
             $ ; infinite loop
       JMP
                 ; No Operation - Required for warning cancelation
    COMMON INTVEC ; Interrupt Vectors
     ORG RESET_VECTOR
                          ; POR, ext. Reset
    DW
          Main
    END
```

5. עליך לכתוב תוכנית לחישוב העקבה (TRACE) של מטריצה סימטרית. העקבה של מטריצה סימטרית בגודל חצח מוגדרת ע"י סכום איברי האלכסון של המטריצה, <u>כדלקמו</u>: העקבה של מטריצה סימטרית בגודל חצח מוגדרת ע"י הנוסחה: הבו+a<sub>22</sub>+.....+a<sub>nn</sub> העקבה נתונה ע"י הנוסחה: A<sub>nxn</sub> המטריצה סימטרית A<sub>nxn</sub> העקבה נתונה ע"י הנוסחה: גודל כל איבר במטריצה הוא 16 סיביות. הערך המתקבל עבור עקבת המטריצה המחושבת, יש לאחסן ברגיסטרים R12, R13, R12 כאשר, החלק הנמוך LSB של העקבה יאוחסן ברגיסטר R12 והחלק הגבוה MSB של העקבה יאוחסן ברגיסטר R13 והמלק המטריצה של המטריצה. המשתנה Lines מייצג את מספר השורות של המטריצה.

מטריצה מאוחסנת בזיכרון ע"י מערך של שורות (שורה אחר שורה החל משורה ראשונה).

את תוצאת העקבה יש לאחסן במשתנה בשם Trace.

- Part of Diagonal index = MatrixPTR+2j+Lines\*2i
- 0<= i <= Lines-1 and 0<= j <= Lines-1 for all Parts of Diagonal i=j So, Part of Diagonal index = MatrixPTR+2i(Lines+1)</li>
- Trace=sum of M[MatrixPTR+2i(Lines+1)] when 0<= i <=Lines-1</li>

#include <msp430xG46x.h> ; define controlled include file

```
ORG 1100h

Matrix DC16 1,2,3,4,5,6,7,8,9,10,11,12,13,14,15,16

Lines DW 4

Trace DS32 1

a_{i,j} = Matrix[Cols \cdot 2i + 2j] \text{ when } 0 \le i, j \le Lines - 1
```

RSEG CODE ; ORG 0x2100 - place program in 'CODE' segment in to Flash memory

```
Main mov #Matrix,R5
      clr
           R12 ; Trace_LSB
      clr
           R13
                   ; Trace_MSB
     mov Lines,R6 ; R6 = Lines
     mov Lines,R7
           R6 ; R6 = Lines+1
R6 ; R6 = 2(Lines+1)
     inc
     rla
L1
     add @R5,R12
     adc
          R13
     add R6,R5
                   ; calculate address to R5
     dec R7
     jnz L1
     mov #Trace,R5
     mov R12,0(R5)
     mov R13,2(R5)
     jmp $
               ; infinite loop
     NOP
               ; No Operation - Required for warning cancelation
    COMMON INTVEC
                           ; Interrupt Vectors
```